JSSC 2013-05 笔记


A 90-nm CMOS 5-GHz Ring-Oscillator PLL With Delay-Discriminator-Based Active Phase-Noise Cancellation

利用 delay-discriminator pd 来检测相噪,并通过 PLL 环路外的 voltage controlled delay-line 来做相位噪声的cancellation。(似乎推导时是假设delay-line的相邻信号的相噪也是延时关系?)

A 65-nm GSM/GPRS/EDGE SoC With Integrated BT/FM

关于完整的 GSM/GPRS/EDGE SoC 的的设计介绍

A Multiband Mobile Analog TV Tuner SoC With 78-dB Harmonic Rejection and GSM Blocker Detection in 65-nm CMOS

主要是关于其中的 harmonic rejection的方法

A Wideband Receiver With Resonant Multi-Phase LO and Current Reuse Harmonic Rejection Baseband

可以关注其中的 current-reuse 的结构的介绍

A Class-G Switched-Capacitor RF Power Amplifier

开关电容方式的 Power Amplifier 的具体分析

A Fully Integrated, Regulatorless CMOS Power Amplifier for Long-Range Wireless Sensor Communication

PA 中利用 power-control-loop 实现的 regulator-less 的结构

A 0.47–0.66 pJ/bit, 4.8–8 Gb/s I/O Transceiver in 65 nm CMOS

包含负阻网络的 pseudo-differential regulator 以及 per-phase duty-cycle / phase spacing 的调整电路

JSSC 2013-05 笔记》上有2条评论


电子邮件地址不会被公开。 必填项已用*标注

您可以使用这些HTML标签和属性: <a href="" title=""> <abbr title=""> <acronym title=""> <b> <blockquote cite=""> <cite> <code> <del datetime=""> <em> <i> <q cite=""> <strike> <strong>