JSSC 2012-05 笔记


又到月末了,还是和以前一样简单列选一些本月的 JSSC 的论文

A 30-MHz–2.4-GHz CMOS Receiver with Integrated RF Filter and Dynamic-Range-Scalable Energy Detector for Cognitive Radio Systems

主要是系统中的 tunable RF filter 和 dynamic-range-scalable detector 的设计以改善功耗和线性度

A Low Power Inductorless LNA with Double Gm Enhancement in 130 nm CMOS

关于 inductorless LNA 的设计,利用其中的 gm-enhancement 的结构以以改善 noise-figure

A Fully-Integrated Efficient CMOS Inverse Class-D Power Amplifier for Digital Polar Transmitters

这里主要是关于 inverse class-d PA 的设计方法的分析

A 0.8–2 GHz Fully-Integrated QPLL-Timed Direct-RF-Sampling Bandpass ΣΔADC in 0.13 µm CMOS

关于 CT BP sigma-delta ADC 的结构以及 QPLL 的设计考量

A Wideband Digital RF Receiver Front-End Employing a New Discrete-Time Filter for m-WiMAX

关于宽带数字接收机的设计,主要是采样方式实现的 mixer 以及离散域的 filter 的结构

A Combined Series Parallel Hybrid Envelope Amplifier for Envelope Tracking Mobile Terminal RF Power Amplifier Applications

主要还是对 Combined Series-Parallel Hybrid Envelope Amplifier 架构的理解

A 3.5 GHz Spread-Spectrum Clock Generator With a Memoryless Newton-Raphson Modulation Profile

关于 FLL-based SSCG 的结构,具体可以看看里面的 frequency-to-voltage converter 的实现方法以及对于 double-binary weighted DAC 的分析

32.9 nV/rt Hz -60.6 dB THD Dual-Band Micro-Electrode Array Signal Acquisition IC

具体利用 CT 和 chopping 实现低噪声,DT 提升线性度的方法

A Low-Power, High-Fidelity Stereo Audio Codec in 0.13µm CMOS

具体的 input path 的 gm-cell 的考虑,连续时间的 Sigma-Delta ADC 的设计中电容前馈的方法,以及 output path 采用的改进的 class-ab 结构

A 10-Bit 80-MS/s Decision-Select Successive Approximation TDC in 65-nm CMOS

逐次逼近方法在 Time-digital conversion 的应用,和具体的 decision-select 结构

A 0.1–0.3 V 40–123 fJ/bit/ch On-Chip Data Link With ISI-Suppressed Bootstrapped Repeaters

采用 Bootstrap 结构以改善驱动能力的方法的分析


版权声明: 本站文章版权所有,转载须以超链接形式标明文章原始出处和版权信息。

发表回复

您的电子邮箱地址不会被公开。 必填项已用*标注