推荐一下,嗯
《梦的解析》
JSSC 2013-07 笔记
惯例,列一下2013 年7月 JSSC 论文的部分内容 :
A 265 V Mains Interface Integrated in 0.35 m CMOS
关于电容方式的 AC-DC 降压变换器的实现,减少对外部耐压器件的需求。
Measurement and Analysis of Current Noise in Chopper Amplifiers
对 chopper instrumentation amplifier 中的电流噪声的分析,包括 mosfet 的电荷注入和时钟馈通的问题等
Spectre 仿真 20ms 以上读取数据的问题
这是最近在 Cadence ADE 下面做电路仿真时碰到的一个问题,在经过长时间的瞬态仿真 ( >20ms )后,ADE 无法直接 plot 出节点的波形(或者调用 calculator 也只能得到一部分的数据波形)。
具体的原因大致是由于手上的 Cadence DFII 的版本默认将仿真数据的 PSF 文件设为了 sst2 格式,因而在数据的支持上存在这一 bug。为此,需要将默认的 psf 文件格式修改为 psfbin,即在启动 ADE 之前在 Cadence 的 CIW 窗口键入:
envSetVal(“spectre.envOpts” “simOutputFormat” ‘string “psfbin”)
这样即可消除长时间瞬态仿真的数据问题。
上面的解决方法来源于:http://www.cadence.com/Community/forums/p/14387/25050.aspx
JSSC 2013-06 笔记
关于六月份的 JSSC,下面是一些简单的记录:
A Bang-Bang Clock and Data Recovery Using Mixed Mode Adaptive Loop Gain Strategy
对 BBPD 输出的检测以控制 CP ,也即控制 CDR 的环路增益的方法
A 6-b 4.1-GS/s Flash ADC With Time-Domain Latch Interpolation in 90-nm CMOS
在 flash adc 中采用时域的锁存器插值的方法