1月份的 JSSC,主要挑了下面的论文:
Analysis and Design of Low-Power Continuous-Time Delta-Sigma Modulator Using Negative-R Assisted Integrator
论文介绍了在连续时间 SDM 积分器中加入负阻的方法,并以此来提高积分器中运放的线性度和噪声特性,从而可以实现低功耗的设计,下面是其设计框图:
这里的基本概念是利用负阻来消除输入电阻带来的电流损失,具体的 SDM 环路的实现如下图所示:
1月份的 JSSC,主要挑了下面的论文:
Analysis and Design of Low-Power Continuous-Time Delta-Sigma Modulator Using Negative-R Assisted Integrator
论文介绍了在连续时间 SDM 积分器中加入负阻的方法,并以此来提高积分器中运放的线性度和噪声特性,从而可以实现低功耗的设计,下面是其设计框图:
这里的基本概念是利用负阻来消除输入电阻带来的电流损失,具体的 SDM 环路的实现如下图所示: