继续关于11月的 JSSC 论文的部分内容:
Integrated Class-D Audio Amplifier With 95% Efficiency and 105 dB SNR
采用前馈的ADC路径扩展Loop Filter 的工作范围,反馈滤波路径减小信号的干扰
Low Power Design Techniques for Single-Bit Audio Continuous-Time Delta Sigma ADCs Using FIR Feedback
连续时间 Sigma-Delta ADC 中采用 FIR DAC 的具体分析
A LDO Regulator With Weighted Current Feedback Technique for 0.47 nF–10 nF Capacitive Load
利用 Negative current feedback 方式避免右半平面极点的方法
A 32 nm Embedded, Fully-Digital, Phase-Locked Low Dropout Regulator for Fine Grained Power Management in Digital Circuits
基于 phase locked 结构的数字实现的 LDO 的设计