JSSC 2011-7 笔记


7月的JSSC的内容基本是来源于2010年的ESSCIRC (European Solid-State Circuits Conference) 会议上的论文, 简单列一下可以关注的部分:

 Active-RC Filters Using the Gm-Assisted OTA-RC Technique

针对Gm-C滤波器对寄生电容敏感的问题, 同时采用Gm-C 和 active-RC积分器的结构来提升线性度和速度

A 1.8 uW 60 nV/sqrt(Hz) Capacitively-Coupled Chopper Instrumentation Amplifier in 65 nm CMOS for Wireless Sensor Nodes

关于Instrumentation amplifier 的设计,采用capacitively-coupled chopper 的结构而不是传统的的3运放的结构,设计中利用正反馈来提升放大器的输入阻抗,并采用纹波消减环路( ripple reduction loop )来减小chopping ripple

A Low-Power High-PSRR Clock-Free Current-Controlled Class-D Audio Amplifier

电流控制的class-D音频放大器的设计, 主要是利用 integral sliding mode control (ISMC) 的结构,采用了外部电压环和内部电流环的双环路结构来提升电路性能

A 7 m W 20 MHz BW Time-Encoding Oversampling Converter Implemented in a 0.08 mm2 65 nm CMOS Circuit

在连续时间sigma-delta ADC的环路中,用time-encoding quantizer (TEQ) (这里就是用PWM modulator作为具体的量化器)代替传统的多比特量化器的电路结构

A 2.4 GS/s, Single-Channel, 31.3 dB SNDR at Nyquist, Pipeline ADC in 65 nm CMOS

主要是采用了快速的开环电流模式放大器来得到较短的settling-time, 同时采用early decision 的结构消除关键路径上比较器的延迟,以得到较高的采样率

A Flip-Chip-Packaged 25.3 dBm Class-D Outphasing Power Amplifier in 32 nm CMOS for WLAN Application

基于反相器的class-D PA的结构,以得到较低输出阻抗和较高的线性度;此外设计中对开关非理想性对系统线性度的影响的分析

A Low Phase Noise, Wideband and Compact CMOS PLL for Use in a Heterodyne 802.15.3c Transceiver

主要是关于 Digitally-Controlled-Artificial-Dielectric (DiCAD) 的调谐方法 (programmable transmission line )

A TX VCO for WCDMA/EDGE in 90 nm RF CMOS

主要还是里面关于高性能的VCO的设计的内容

A Fully-Integrated, Short-Range, Low Data Rate FM-UWB Transmitter in 90 nm CMOS

关于FM-UWB Transmitter 的系统结构,主要是里面电流控制的振荡器和class-AB PA的设计

A 5 Mb/s UWB-IR Transceiver Front-End for Wireless Sensor Networks in 0.13 um CMOS

IR-UWB 收发机的设计,包括DCO,MXR-PA, LNA ,VGA.以及energy detector的设计

A 40 nm CMOS 0.4–6 GHz Receiver Resilient to Out-of-Band Blockers

基于混频器mixer的高Q值集成射频滤波器和高线性LNA的的结构

A 160×120-Pixels Range Camera With In-Pixel Correlated Double Sampling and Fixed-Pattern Noise Correction

主要是对噪声的考虑:对reset noise 采用相关双采样和系统内部的fixed-pattern noise reduction 的方法

A 2.2mA 4.3 mm2 ASIC for a 1000o /s 2-Axis Capacitive Micro-Gyroscope

关于系统中的参考源电路, 高电压产生电路,驱动环路和容性开环读出电路.的设计

A 0.12 mm2 7.4 uW Micropower Temperature Sensor With an Inaccuracy of ±0.2o C (3 ) From -30 oC to 125 oC

针对 RFID 应用的温度传感器的设计,主要里面 ADC 的设计,采用 5-bit 的 coarse SAR ADC 和 10-bit 的 fine SD ADC 相结合的结构

Monolithic Capacitive DC-DC Converter With Single Boundary–Multiphase Control and Voltage Domain Stacking in 90 nm CMOS

采用 Single Boundary Multiphase Control (SBMC) 结构的电容性 DC-DC 变换器的设计

An Electro-Magnetic Energy Harvesting System With 190 nW Idle Mode Power Consumption for a BAW Based Wireless Sensor Node

主要是里面的 RF to DC 的功率变换电路的设计


版权声明: 本站文章版权所有,转载须以超链接形式标明文章原始出处和版权信息。

发表评论

电子邮件地址不会被公开。 必填项已用*标注