potter 2013年11月25日 10:07首先,很高興windknows作者回復我的問題,謝謝你。 換個方式問,以two stage opamp(active current mirror load)為例子,若我們想要知道電路的零點在哪個位置上,該怎麼判斷?除了推導整個opamp的傳輸函數之外,還有什麼樣的判斷方式? 以前學的都是假設opamp輸出為0所推得到的答案為zero,請問這樣的做法是不是不正確?謝謝。 回复 ↓
potter 2013年11月19日 13:22你好,想請問你一下關於 mirror pole中之zero 判斷方式~為什麼和feedforward 不同? 基本上在判斷zero都是電路輸出為0得到,但是在頻率響應中 為什麼遇到zero 以大小圖畫出為20db往上,明明波德突就是往上遞增為什麼,電路判斷要令電路輸出為0? 希望你幫忙解答一下,謝謝。 回复 ↓
windknows 文章作者2013年11月21日 23:11不是很明白你的问题 zero在传输函数的分子,在取这个复频率时,传输函数为零。但是看幅度相应是需要对函数取模,所以zero的作用会在波特图20dB/dec 增加 回复 ↓
从良未遂 2013年5月20日 07:42鉴于 博客的标题,我斗胆把人生第一次评论时写链接奉献给你:http://www.ithmz.com/music-return-to-innocence.html 回复 ↓
benjamin 2013年2月15日 22:14博主您好。看到你在做的JSSC摘录,想问下,您平时都是怎么在利用这些资料?比如,看完paper怎么做记录,paper怎么归档,看完隔一段时间会不会再拿起来重新看?看完有必要进行仿真吗?老板要求每周一篇jssc,刚刚开始,有很多不明之处,还请不吝赐教啊! 回复 ↓
windknows 文章作者2013年2月16日 10:40我在这里记录的一些 jssc 的内容,只是工作之余开阔眼界、拓展思路用的,也没有特别系统的处理,真正拿来用的话还是结合到具体的项目的时候了。至于你说的要看到什么程度,还是看你们老板的要求吧。 回复 ↓
Wesley 2012年12月11日 14:03在Analog Layout Basis – 1这篇文章里,《关于 Matching 》一节,■多个器件(resistance), ‘root component’ 的方法是指的什么方法,能否具体说明?另外能否给一个对岸的硕博士论文下载站点,谢谢。 回复 ↓
windknows 文章作者2012年12月11日 21:18手头上没书,不过‘root component’应该就是用一个电阻通过串联并联得到不同阻值的多个电阻。台湾的硕博士论文,我一般是到‘臺灣博碩士論文知識加值系統’,要自己注册下,地址:http://ndltd.ncl.edu.tw/ 回复 ↓
吴圆圆 2012年9月7日 12:29周围的师兄师姐都做的别的大方向,很少有人做运放… 我遇到的AB类电路是Huijing的论文提到的一种 minimum selector电路。”compact low-voltage power-efficient operational amplifier cells for VLSI” (fig.7).第二级输出级的电路不知道你是怎样理解的?如何设计?如果方便,可以邮件联系吗?我就可以发附件了。非常感谢! 回复 ↓
Frank 2012年7月10日 14:51Nice blog, I am a MS student in TAMU and doing the internship in LSI logic Corporation for Serdes Design. Thanks for your sharing. Hope u enjoy your work and life.Regards, Frank 回复 ↓
windknows 文章作者2012年2月7日 10:53最近回来看,觉得之前说得有点问题。在固定信号带宽(用于snr等计算时)而只是改变输入信号频率的话,adc性能降低可能更多是要考虑里面模块(SHA之类)的带宽了 回复 ↓
windknows 2008年1月23日 22:20To Milk foundry 提供的器件的model的参数(如mos管的Vt等)实际上是统计分布的,corner就是指的这些统计参数的边界值。corner simaulation就是在电路仿真时选取器件的参数的corner代替其nominal的情况进行仿真。 另外,在corner simulation的时候一般也选取电压和温度的极限,以仿真整个电路在worst case下的工作情况 。 回复 ↓
首先,很高興windknows作者回復我的問題,謝謝你。
換個方式問,以two stage opamp(active current mirror load)為例子,若我們想要知道電路的零點在哪個位置上,該怎麼判斷?除了推導整個opamp的傳輸函數之外,還有什麼樣的判斷方式? 以前學的都是假設opamp輸出為0所推得到的答案為zero,請問這樣的做法是不是不正確?謝謝。
算零点我也就用传输函数的方法..
你好,想請問你一下關於 mirror pole中之zero 判斷方式~為什麼和feedforward 不同?
基本上在判斷zero都是電路輸出為0得到,但是在頻率響應中 為什麼遇到zero 以大小圖畫出為20db往上,明明波德突就是往上遞增為什麼,電路判斷要令電路輸出為0? 希望你幫忙解答一下,謝謝。
不是很明白你的问题
zero在传输函数的分子,在取这个复频率时,传输函数为零。但是看幅度相应是需要对函数取模,所以zero的作用会在波特图20dB/dec 增加
看了你的博客,受受益良多。谢谢
非常佩服在快节奏的社会里,仍保持一颗纯粹的心,能在技术无涯找到快乐,心境已高于常人一截。请一直保持。
鉴于 博客的标题,我斗胆把人生第一次评论时写链接奉献给你:http://www.ithmz.com/music-return-to-innocence.html
寻找纯粹,能把这个当成一种乐趣,你的确比像我这样的人高一个境界!
想问一下,有关滤波器的资料或心得你又总结吗!
这不是都靠这手艺吃饭呢
滤波器的内容我接触得比较少,可能给不了什么帮助
留言這塊應該放在上面哦,這麼多留言翻下來很累滴
换了个评论样式看看
好奇的问下windknows兄是在读Phd还是工作了?
小硕,已经工作了
博主您好。看到你在做的JSSC摘录,想问下,您平时都是怎么在利用这些资料?比如,看完paper怎么做记录,paper怎么归档,看完隔一段时间会不会再拿起来重新看?看完有必要进行仿真吗?老板要求每周一篇jssc,刚刚开始,有很多不明之处,还请不吝赐教啊!
我在这里记录的一些 jssc 的内容,只是工作之余开阔眼界、拓展思路用的,也没有特别系统的处理,真正拿来用的话还是结合到具体的项目的时候了。
至于你说的要看到什么程度,还是看你们老板的要求吧。
a good blog.go on writing something
Thanks
在Analog Layout Basis – 1这篇文章里,《关于 Matching 》一节,■多个器件(resistance), ‘root component’ 的方法是指的什么方法,能否具体说明?另外能否给一个对岸的硕博士论文下载站点,谢谢。
手头上没书,不过‘root component’应该就是用一个电阻通过串联并联得到不同阻值的多个电阻。台湾的硕博士论文,我一般是到‘臺灣博碩士論文知識加值系統’,要自己注册下,地址:http://ndltd.ncl.edu.tw/
嗯,这么说就明白了,学海无涯啊,挺佩服你目前这么快生活节奏的情况下还能看得下这么多资料的了。
Hi, windows,
看了你的很多分享,很棒~很想向你请教一些AB类运放还有bandgap的问题,可以吗?
谢谢啦
好的,但是我了解的也不是很多了。其实你在学校的话,可以和周围同学或者师兄师姐讨论讨论。
周围的师兄师姐都做的别的大方向,很少有人做运放…
我遇到的AB类电路是Huijing的论文提到的一种 minimum selector电路。”compact low-voltage power-efficient operational amplifier cells for VLSI” (fig.7).第二级输出级的电路不知道你是怎样理解的?如何设计?如果方便,可以邮件联系吗?我就可以发附件了。非常感谢!
邮件已发
Nice blog, I am a MS student in TAMU and doing the internship in LSI logic Corporation for Serdes Design. Thanks for your sharing.
Hope u enjoy your work and life.
Regards,
Frank
能去TAMU 还是很不错的,以前还去看过他得高速接口的课件
無意間搜尋到您的blog,看了內容原來是在對岸的同行,感謝無私的分享~
客气了,其实我觉得台湾在开放硕博士论文下载这个做得很好,个人受益良多
to windknows,
can i make friends with you?
sure, you can also contact me via the form
To sofie
EBOT你指的是ENOB吗?我觉得可以用过采样那套来理解,输入信号频率提高,信号带宽内积分噪声增大了。
最近回来看,觉得之前说得有点问题。在固定信号带宽(用于snr等计算时)而只是改变输入信号频率的话,adc性能降低可能更多是要考虑里面模块(SHA之类)的带宽了
为什么随着输入频率增大,adc的EBOT 会降低?
To Milk
foundry 提供的器件的model的参数(如mos管的Vt等)实际上是统计分布的,corner就是指的这些统计参数的边界值。corner simaulation就是在电路仿真时选取器件的参数的corner代替其nominal的情况进行仿真。
另外,在corner simulation的时候一般也选取电压和温度的极限,以仿真整个电路在worst case下的工作情况 。
我想问:什么叫corner simaulation? 我在Cadence 的一个manual看到的。谢谢!
欢迎签写留言簿,有什么好的不好的意见和建议都可以在此留言