分类目录归档:专业|IC-Design

集成电路

JSSC 2020-03 笔记

三月的 JSSC,主要看了下面的论文:

A Fractional-N PLL With Space–Time Averaging for Quantization Noise Reduction

这篇论文的基本概念主要是考虑通常在时域上平均得到的小数也同时在空间上实现,从而得到近乎实时的小数分频;这种考虑也可以类比多比特量化的 SDM , 以此来提高了量化精度,注意这里多比特的结构最后是在 CP 以电荷方式求和后输出。 继续阅读

JSSC 2020-02 笔记

还是继续吧,这个月 JSSC 看了下面的论文

A 76.6-dB-SNDR 50-MHz-BW 29.2-mW Multi-Bit CT Sturdy MASH With DAC Non-LinearityTolerance

论文中主要是通过采用 Sturdy MASH 的结构来降低由于前级量化噪声消除所需的 matching 的要求;此外其中的 Noise-coupling 结构在提高噪声整形的同时,也作为 dither 减小了 1.5bit 的量化噪声频谱中的 tone;在最外层反馈采用了 4bit DAC + FIR 的结构来抑制带外噪声以减小 nose –folding

继续阅读

JSSC 2020-01 笔记

时间真是太快了,转眼就2020年了,这里还是继续这个月的 JSSC,主要看了下面的论文:

A Self-Tuning IoT Processor Using Leakage-Ratio Measurement for Energy-Optimal Operation

论文主要是关于功耗优化,认为 漏电的功耗和动态功耗之间存在优化的工作状态,并通过测试认为在较大范围内其比值为一固定值,因此可以通过环路使系统工作在这一优化的状态。

继续阅读

JSSC 2019-12 笔记

十二月的 JSSC,主要看了下面的论文:

EMI-Regulated GaN-Based Switching Power Converter With Markov Continuous Random Spread-Spectrum Modulation and One-Cycle ON-Time Rebalancing

这里主要看了下其中关于真随机信号的发生的部分,将下面左图中数学上可证的随机信号,以下面右图所示的模拟信号流图来实现。

image  image

继续阅读

JSSC 2019-11 笔记

十一月份的 JSSC,主要看了下面的论文:

A Bio-Impedance Readout IC With Digital Assisted Baseline Cancellation for Two-Electrode Measurement

论文主要介绍了以数字方式将 baseline 信号取出并通过 dac 反馈到前端,从而减小前端电路看到信号幅度的方法,其示意图如下。 继续阅读

JSSC 2019-10 笔记

十月份的 JSSC,主要看了下面的论文:

A Continuous-Time Delta-Sigma Modulator Using a Modified Instrumentation Amplifier and Current Reuse DAC for Neural Recording

论文提出在CT-DSM 中利用instrumentation amplifier 的结构作为第一级积分器,以实现系统所需的高输入阻抗,大信号共模抑制和高线性输入范围。具体CT-DSM 系统结构如下图所示

继续阅读