分类目录归档:专业|IC-Design

集成电路

JSSC 2020-09 笔记

前段时间都没怎么更新,没想到一下就到 2021 年了,还是抽时间来把欠的补上吧。

2020 年 9 月的 JSSC,主要选了下面的论文:

Bandwidth-Enhanced Oversampling Successive Approximation Readout Technique for Low-Noise Power-Efficient MEMS Capacitive Accelerometer

论文讨论的背景主要是开环方式工作的 MEMS 加速度计,由于线性度的要求,MEMS 电容变化范围很小,考虑到 SNR 的要求,此时寄生电容的噪声成为一个问题,若采用过采样的方式来减小噪声,则需要提升前端的电路的带宽。论文就是考虑在不提高功耗的条件下,来满足这一带宽的要求。 继续阅读

JSSC 2020-08 笔记

八月的 JSSC,主要看了下面的论文:

A 5.6 μA Wide Bandwidth, High Power Supply Rejection Linear Low-Dropout Regulator With 68 dB of PSR Up To 2 MHz

论文主要是考虑 LDO 的 PSR 的问题,通过将电源的 ripple 前馈到输出 PMOS 的 gate, 使其成为类似共模的信号,从而提高最后输出的 PSR。 继续阅读

JSSC 2020-07 笔记

七月的 JSSC,主要看了下面的论文:

Track-and-Zoom Neural Analog-to-Digital Converter With Blind Stimulation
Artifact Rejection

论文主要是考虑检测的 Neural 信号中的大的 electrode dc offset 和 stimulation artifact 的问题,在电路上采用 Δ2Σ 和 zoom adc 的结构。 继续阅读

JSSC 2020-06 笔记

慢慢开始恢复更新,看了下六月的 JSSC,主要是下面的论文:

A Feedforward Noise Reduction Technique in Capacitive MEMS Accelerometer Analog Front-End for Ultra-Low-Power IoT Applications

论文主要介绍了 MEMS 加速度计中低功耗设计时采用的前馈方式减小噪声的方法。基本的电路采用的是 charge-balance 的结构,可以实现电压输出和 MEMS 质量块位移(进一步的输入加速度)的理想的线性关系,具体的 charge-balance 结构的介绍可以参考 “A Fully Differential Charge-Balanced Accelerometer for Electronic Stability Control“。 继续阅读

JSSC 2020-05 笔记

五月的 JSSC,主要看了下面的论文:

A 102.2-dB, 181.1-dB FoM Extended Counting Analog-to-Digital Converter With Capacitor Scaling

论文主要介绍了 Incremental ADC 中 Capacitor scaling 和 Extended Counting 的方法。所谓的 Capacitor scaling 主要是考虑 decimation filter 对不同时刻的噪声的加权,从而在后半部分时间里可以放松噪声的要求,也即可以减小第一级积分器中的电容。至于 Extended Counting,则是在最后几个 cycle,将 residue 电压取出量化 (如下图所示),并在数字域与输出相加,从而进一步提高 SNR。

继续阅读

JSSC 2020-04 笔记

四月的 JSSC,主要看了下面的论文:

A Pipeline SAR ADC With Second-Order Inter-stage Gain Error Shaping

论文主要介绍了 Pipeline SAR ADC 中的 Inter-stage Gain Error  的问题,这一 Gain Error 会将第一级的量化误差 Q1 传到最后输出,从而带来性能上的问题。对于这一问题,论文提出了 Gain Error Shaping 的方法,如下图中所示,通过将上周期的 Q1 并与当前 Q1相消的方式,得到类似噪声整形的效果。 继续阅读