分类目录归档:专业|IC-Design

集成电路

JSSC 2021-03 笔记

三月的 JSSC,主要看了下面的论文:

A 77.1-dB-SNDR 6.25-MHz-BW Pipeline SAR ADC With Enhanced Interstage Gain Error Shaping and Quantization Noise Shaping

论文主要是考虑 pipeline sar adc 中的 interstage gain error 带来的 quantization leakage error 的问题。下图所示为加入了 gain error shaping 环路的两级 pileline sar adc,注意这里通过 GES filter 和两个 DAC 来对误差信号实现的 high-pass 的方法。
继续阅读

JSSC 2021-02 笔记

二月的 JSSC,主要看了下面的论文:

A Fast-Transient 500-mA Digitally Assisted Analog LDO With 30-μV/mA Load Regulation and 0.0073-ps FoM in 65-nm CMOS

论文主要是关于 digitally-assisted analog ldo 的设计,如下图所示。通过利用数字控制 Power-MOSFET 提供主要的负载电流,使得模拟部分可以采用较小尺寸的 Power-MOSFET,因此可以更容易实现模拟环路的稳定。

继续阅读

JSSC 2021-01 笔记

一月的 JSSC,主要看了下面的论文:

A 1.16-V 5.8-to-13.5-ppm/◦C Curvature-Compensated CMOS Bandgap Reference Circuit With a Shared Offset-Cancellation Method for Internal Amplifiers

论文主要是关于高精度的 bandgap reference 的设计,下图所示为基本的电流方式的 bandgap reference 的电路,通过生成 PTAT 于 CTAT 电流来得到bandgap 电压。 继续阅读

JSSC 2020-12 笔记

十二月的 JSSC,主要看了下面的论文:

A Cascaded Noise-Shaping SAR Architecture for Robust Order Extension

论文主要是考虑 Noise shaping SAR 中的 Filter 改成级联的结构(如下图1),从而可以单独的控制 NTF 零点的位置,减小 PVT 带来的偏差。这里的问题是直观的级联并不能得到 NTF 上的级联,因此提出了类似 noise-shaping quantizer 的结构(图2),并简化得到最终得到的结构(图3).

继续阅读

JSSC 2020-11 笔记

十一月的 JSSC,主要看了下面的论文:

A Multi-Loop Slew-Rate-Enhanced NMOS LDO Handling 1-A-Load-Current Step With Fast Transient for 5G Applications

论文主要是关于大电流负载下的 LDO 的设计,包括大负载带来的直流增益 和瞬态响应的问题。这里首先采用了 NMOS LDO 的结构,由于其 source follower 方式的低输出阻抗,增益对负载电流较不敏感,从而在大的负载范围下有更好的 line / load regulation。此外,电路中主要是采用了 multi-loop 的方式,来改善系统的瞬态响应。

继续阅读

JSSC 2020-10 笔记

十月的 JSSC,主要看了下面的论文:

Analysis and Design of an Audio Continuous-Time 1-X FIR-MASH Delta–Sigma Modulator

论文主要是关于 MASH 结构的 CT-DSM 的设计,考虑到 FIR Feedback DAC 本身的特点,例如可以由 1-bit 量化得到 multi-level 的反馈,从而增大输入 DSM 的信号范围,减少 CT-DSM 对 jitter 的敏感 等,因此将其用在 MASH 结构的CT DSM中。

继续阅读