简单记录一下十月份 JSSC 的几篇论文
Nested-Current-Mirror Rail-to-Rail-Output Single-Stage Amplifier With Enhancements of DC Gain, GBW and Slew Rate
所谓的nested-current-mirror amplifier,实际实现的思路有点像recycling folded cascade.
A 100 MS/s, 10.5 Bit, 2.46 mW Comparator-Less Pipeline ADC Using Self-Biased Ring Amplifiers
关于其中的 self-biased ring amplifier 的具体结构
A 0.4 V 63 W 76.1 dB SNDR 20 kHz Bandwidth Delta-Sigma Modulator Using a Hybrid Switching Integrator
通过不同相位的划分,实现的连续时间积分器和开关电容积分器的混合的结构