4月份的JSSC(最近在上面花的功夫少了些,有的内容都是简单的看了一下…),部分paper的内容:
Microwatt Embedded Processor Platform for Medical System-on-Chip Applications
对analog 部分,可以看的主要是里面DC-DC converter的结构(可以满足在非常低的负载水平提供能量的要求)。具体的DC-DC变换器,其输出的电压反馈控制ring-oscillator(其深度与digital core的关键路径相等),通过比较其频率来控制开关导通时间.
A Battery-Powered Activity-Dependent Intracortical Microstimulation IC for Brain-Machine-Brain Interface
最近好像有不少生针对物/医学方面应用的paper,这篇主要还是了解下基本的系统结构,加上里面一些关于低噪声的考量
A Biomedical Sensor Interface With a sinc Filter and Interference Cancellation
这里主要看的是论文中介绍的在系统前端用反馈来消减干扰的方法,其中关注的可能还是以混合信号的方法来实现反馈
A 12-GS/s 81-mW 5-bit Time-Interleaved Flash ADC With Background Timing Skew Calibration
利用时间交织方法提高速率的flash ADC,介绍核心的内容应该是多相时钟的deSkew,利用相关函数的方法,控制delay-line来对各adc的时钟信号的calibreation
A CMOS 6-Bit 16-GS/s Time-Interleaved ADC Using Digital Background Calibration Techniques
这篇和前面一篇的内容还挺像,都是关于 time-interleaved ADC的设计,除了多相时钟的calibretion,也有关于input offset的calibration的介绍
A SAR-Assisted Two-Stage Pipeline ADC
两级的pinpeline ADC,关键的是在第一级利用SAR方法实现的多bit的subADC和MDAC,来优化功耗和线性度,另外里面关于SAR的sub-ADC的clock的实现方法还可以看下
A Quad-Band GSM/GPRS/EDGE SoC in 65 nm CMOS
相当完整的Soc的实现了,具体还是里面RF 部分的系统和电路(VCO ,LNA..)的内容(说起来一开始让我吃惊的是首页的作者列了8行之多…)
A 300-GHz Fundamental Oscillator in 65-nm CMOS Technology
作者Razavi,300GHz的Fundamental Oscillator, 利用反馈的方式的buffer-feedback-oscillator 具体的小信号等效电路的分析
Interleaving Energy-Conservation Mode (IECM) Control in Single-Inductor Dual-Output (SIDO) Step-Down Converters With 91% Peak Efficiency
单电感双输出的buck变换器,主要是关于ECM的工作方式的介绍
A 250 mV, 352 uW GPS Receiver RF Front-End in 130 nm CMOS
250mV的低电压的接收机的设计,包括亚阈值的偏置 subthreshold biasing, 和针对低压下的mixer-VCO interface的设计, 以及关于charge neutralization的方法
A 5 Gb/s Link With Matched Source Synchronous and Common-Mode Clocking Techniques
关于 high speed link 的设计,利用 clock/data skew minimization 的技术 (clock delay line) 来减小高频的 transmit source jitter 的影响
An Ultra-Wide Range Bi-Directional Transceiver With Adaptive Power Control Using Background Replica VCO Gain Calibration
利用 PFM ( process and frequency monitor ) 来实现的 adaptive power control